數(shù)字邏輯與EDA設(shè)計
全書共分三個部分:經(jīng)典篇、現(xiàn)代篇及實驗篇,經(jīng)典篇(第1-3章)主要介紹數(shù)字電路的基本概念、基礎(chǔ)知識以及組合與時序邏輯電路的分析和設(shè)計方法。現(xiàn)代篇(第4-7章)介紹VerilogHDL的基本語法以及基于VerilogHDL和EDA工具的數(shù)字電路設(shè)計方法,其中第4、5章介紹基本概念和VerilogHDL語法,并給出了幾個詳細例子的設(shè)計流程,是設(shè)計的基礎(chǔ)。第6、7章介紹基本組合邏輯電路和時序電路的設(shè)計、綜合及驗證方法,其中第7章的綜合例子由淺入深,嘗試引導(dǎo)讀者進行實際應(yīng)用的設(shè)計。實驗篇(第8章)是配合第1-7章的實驗部分,主要介紹自主研發(fā)的能完全滿足本課程實驗需求的實驗箱、基于此實驗箱的數(shù)字邏輯實驗,以及用EDA工具進行數(shù)字邏輯設(shè)計、仿真及在實驗箱上進行驗證。
·12.7萬字