- 計算機主板維修不是事兒(第2版)
- 趙中秋 徐海釗 豐曉強編著
- 460字
- 2021-08-13 18:35:53
2.4 AMD芯片組標準時序
由于AMD官方未公開AMD B350數據手冊,所以本章只講解AMD A85芯片組標準時序。AMD A85芯片組標準時序如圖2-10所示,圖中信號解釋如下。

圖2-10 AMD A85芯片組標準時序
VDDBT_RTC_G:RTC電路的供電,為3V。AMD芯片組的RTC電路有問題會導致沒復位,不跑碼、時亮時不亮等各種故障。
RTC clock In:晶振起振給橋提供32.768kHz頻率。RTC電路有問題會導致沒復位。
VDDIO_33_S:橋主待機電壓,為3.3V。
VDDCR_11_S:橋第二個待機電壓,為1.1V。
RSMRST#:橋待機電壓好,為3.3V。
PWR_BTN#:電源開關觸發后,最終送達橋的觸發信號,為高-低-高的脈沖。
WAKE#:網絡喚醒信號,通常來自網卡芯片和PCI-E插槽。
SLP_S5#:橋發出的退出關機狀態的信號,為3.3V,用于控制內存供電產生。
SLP_S3#:橋發出的退出睡眠狀態的信號,為3.3V,用于控制所有的S0電壓。
All Power Rails:所有電源被開啟,包括內存供電、橋供電、CPU所需的多個供電,單橋芯片組沒有總線供電。
PWR_GOOD:通知橋,此時S0狀態電壓全部正常。
CLK:橋內集成的時鐘開始工作。
APU_PG:橋發出給CPU的電源好。A50平臺也叫LDT_PG。
A_RST#:橋發出的平臺復位,相當于Intel的PLTRST#,為3.3V。
PCIE_RST#:橋發出的PCI-E復位,為3.3V。
PCIRST#:橋發出的PCI復位,為3.3V。
APU_RST#:橋直接發給CPU的復位。A50平臺也叫LDT_RST#。
推薦閱讀
- Windows phone 7.5 application development with F#
- 新型電腦主板關鍵電路維修圖冊
- 極簡Spring Cloud實戰
- 計算機組裝·維護與故障排除
- Intel FPGA/CPLD設計(高級篇)
- Learning Stencyl 3.x Game Development Beginner's Guide
- 深入理解序列化與反序列化
- Neural Network Programming with Java(Second Edition)
- RISC-V處理器與片上系統設計:基于FPGA與云平臺的實驗教程
- 新編電腦組裝與硬件維修從入門到精通
- 電腦橫機使用與維修
- Intel FPGA權威設計指南:基于Quartus Prime Pro 19集成開發環境
- 筆記本電腦維修技能實訓
- The Deep Learning with PyTorch Workshop
- 多媒體應用技術(第2版)